Laporan Akhir (percobaan 1)




 

     

1.    Jurnal [kembali]

 


     

2.    Gambar Rangkaian Simulasi [kembali]

 


     

3.    Video simulasi [kembali]

 


     

4.    Analisa [kembali]

 

1.     Analisa percobaan output dari JK Flip Flop kedua,ketiga, dan keempat. Apa beda dengan JK Flip Flop 1?

Jawab:

Pada rangkaian percobaan 1 ketika input dari JK Flip Flop berlogika 1 atau high maka outputnya hidup secara looping atau toggle. Sesuai dari kondisi JKFF bila inputnya berlogika 1 maka output dari Q dan Q komplemen akan selalu berlawanan. Output dari logika yang berubah ubah akibat dari clock JKFF pertama, kemudian Q komplemen pada JKFF pertama akan menjadi input clock pada JKFF kedua dan seterusnya. Jika JKFF banyak digunakan maka, inputan dari clock JKFF bagian paling akhir akan lama mengubah outputnya.



Dapat kita lihat seperti gambar diatas pada JKFF kedua, input clock berasal dari output Q komplemen dari JKFF pertama. Dimana pada JKFF pertama membutuhkan 2 kali clock untuk merubah outputnya dan karena input JKFF pertama adalah input ke JKFF kedua maka ia akan berlogika 1 atau high apabila H0 berlogika 0 atau low dimana pada H1 akan membutuhkan 4 kali clock untuk mengubah outputnya. Pada JKFF ketiga inputnya berasal dari output JKFF kedua sehingga H2 akan berlogika 1 apabila H1 clock pertama berlogika 0. Pada JKFF ketiga ini ia akan membutuhkan 8 clock untuk mengubah inputnya. Sedangkan, pada JKFF keeempat melakukan pergantian sebanyak satu kali, berarti dapat kita simpulkan semakin ke kanan JKFF maka untuk mengubah outputnya akan semakin lama.

 

2.     Jelaskan pegaruh JK Flip Flop pada rangkaian percobaan 1 dan bandingkan dengan JK Flip Flop pada tugas sebelumnya

Jawab:
     Pada rangkaian ini apabila input dari clock JKFF berlogika 1maka ia akan mengalami kondisi high dan low secara bergantian atau disebut juga dalam kondisi toggle. Semakin banyak JKFF yang digunakan maka JKFF paling terakhir membutuhkan waktu paling lama untuk mengubah ouputnya. Pada JKFF di Tugas Pendahuluan (modul 1) pada dasarnya prinsip kerjanya hampir sama dengan rangkaian ini. Pada Tugas Pendahuluan sebelumnya JKFF yang digunakan hanya 1 dan pada percobaan ini menggunakan 4 JKFF. Untuk kondisi output JKFF itu sama cara kerjanya ia akan berkondisi high low atau berkondisi toggle apabila JK di beri input logika 1 pada JKFF.

 

     

5.    Link Download [kembali]
File Html - download
File Rangkaian - download
Video simulasi - download
Datasheet 7 Segment - Download
Datasheet Decoder 74LS47 - Download
Datasheet JK Flip Flop - Download
Datasheet Decoder 74LS90 - Download
Datasheet Decoder 7493 - Download
Datasheet Decoder 74192 - Download
Datasheet Decoder 74193 - Download
Datasheet OR - Download
Datasheet OR 4 Pin - Download
Datasheet Inverter - Download
Datasheet AND - Download

  


Tidak ada komentar:

Posting Komentar